Интелов план пута се ажурира са плановима за враћање на двогодишњу каденцу | тецхповеруп - Интел'с

Интелова процесна мапа процеса ажурирана је плановима за повратак на двогодишњу каденцу



During the IEDM event hosted by the IEEE organization, ASML's CEO, Martin van den Brink, took the stage to elaborate more on ASML's vision of the future of semiconductors. When talking about the future of semiconductors, Mr. Brink started talking about Intel and their vision for the future. Intel's slides were showing many things including backporting of IP to older processes and plan to go back to 'tick-tock' two-year cadence to restore the previous confidence in Intel's manufacturing capabilities.

Можда је једна од најзанимљивијих бележака презентације чињеница да Интел напорно ради на реализацији својих планова за враћање двогодишње каденце за реализацију процеса „тицк-тоцк“ процеса. То значи да ће Интел, у будућности, вјеројатно након што се ријеше дебитантски проблеми од 10 нм, радити на старом процесу и тактизацији оптимизације. Слајд (приказан доле) под насловом „Ин Мооре Ве Труст“ говори много о Интеловим плановима за будућност, показујући посебно неколико ствари: Интелова надолазећа чворова 10 нм ++ и 10 нм +++ и могућност бацкпортинга. Када су у питању чворови 10 нм ++ и 10 нм +++, Интел показује да већ раде на побољшаним верзијама 10 нм + чвора који се користе у Ице Лаке чиповима тако да ће нове и побољшане верзије чворова 10 нм бити спремне за веће фреквенције и боље перформансе . Тренутна верзија 10 нм + чвора није баш способна фреквенција, јер тренутно постоји само један СКУ Леденог језера који може достићи 4 ГХз, док тренутни 14 нм производи могу лако доћи до 5 ГХз. Ови надолазећи чворови требало би да реше овај проблем обезбеђивањем бржих транзистора.

Поред тога, бацкпортинг сада иде у чвор производњу, а не само ИП више. До сада је Интел говорио о подршци као средства за испоруку новог ИП-а изграђеног за 10 нм, на пример старијим процесима, попут 14 нм, ако је потребно. Међутим, нови дијапозитив показује намеру компаније Интел да примењује технике бацкпортинга у процесу полуводича. На пример, 7 нм може бити подржано на 10 нм чвору у облику 10 нм +++, тако да и даље званично износи 10 нм по Интеловим стандардима, али садржи општа побољшања транзистора која су требала бити пуштена на 7 нм чвору.

Интел такође развија нове чворове који ће бити објављени за десет година. Горе приказан је чвор 1,4 нм, предвиђен за пуштање у промет у 2029. години када ће наводно бити лансиран. Чвор 1,4 нм требао би да има густину од 1,6 милијарди транзистора по квадратном милиметру, што је еквивалент већини раних 14 нм Броадвелл процесора. Сада је незамисливо размишљати о тако удаљеним технологијама, плус, као што показује мапа пута, све приказане информације подложне су промени.
Source: WikiChip